DDR и параллельные интерфейсы: как не сломать плату

Аватар автора
Академия программирования электронных устройств
Финальный вебинар серии по трассировке печатных плат посвящён одной из самых сложных тем — параллельным интерфейсам и DDR-памяти. Егор Евгеньевич Нестеров — инженер-разработчик, трассировщик многослойных печатных плат и преподаватель Академии программирования электронных устройств — разбирает, как устроены высокоскоростные шины данных и какие требования необходимо учитывать при их разводке. В эфире разобрали: — что такое параллельная шина данных и как она устроена — как работает DDR и чем она отличается от SDR — какие сигналы входят в интерфейс DDR (DQ, DQS, адреса, команды) — как группируются сигналы (байт-лейны) и зачем это нужно — правила трассировки: порядок разводки, согласование длин, импеданс — как работает pin swapping и где его можно применять — топологии подключения DDR (T-topology и Fly-by) — размещение компонентов и критические зоны на плате — требования к полигонам питания (VTT, VREF) — терминирование сигналов и борьба с отражениями — практический пример трассировки DDR в KiCad Этот вебинар завершает серию и собирает воедино ключевые принципы: от физики сигналов до практической разводки сложных интерфейсов. Наши курсы: 00:00 — Введение: финальный вебинар серии 00:19 — Тема: параллельные интерфейсы и DDR 04:09 — Что такое параллельная шина данных 07:07 — Эволюция DDR и рост требований 09:41 — DDR vs SDR: принцип работы 10:37 — Double Data Rate: передача по двум фронтам 15:01 — Структура интерфейса DDR и группы сигналов 16:59 — Byte lane: как устроена шина...

0/0


0/0

0/0

0/0

0/0