Как распутать DDR3 и не сойти с ума

Аватар автора
Академия программирования электронных устройств
В этом видео разбираем практический прием «распутывания» трасс DDR на плате, когда на верхнем слое появляются узкие места, не выдерживаются зазоры и дорожки мешают друг другу у контактных площадок процессора/памяти. Пошагово показываем, как аккуратно перестроить топологию: где проще сдвинуть соседние линии, где лучше удалить и переложить трассу заново, а где выгоднее вывести сигналы как дифференциальную пару, чтобы пройти проблемный участок без лишних изгибов. Также затрагиваем важный этап — согласование и выравнивание длин: подбираем длину, амплитуду и интервал меандра, контролируем зазоры и добиваемся корректного matching’а (в примере — порядка 13.4 мм), чтобы сохранить целостность сигнала и упростить дальнейшую разводку. Полезно тем, кто разводит DDR/высокоскоростные интерфейсы, сталкивается с «зажатыми» местами вокруг BGA/процессора и хочет понять, как на практике доводить трассировку до DRC-clean и согласованных длин. 00:00 — Узкие места на верхнем слое: где «зажато» и почему это проблема 00:39 — Идея: выводить участок как дифф.пару, чтобы не делать лишних загибов 00:47 — Укорачиваем «хвосты», выстраиваем ровный выход к паре/пучку 01:21 — Освобождаем коридор: сдвигаем соседние трассы и элементы топологии 02:18 — DRC/зазоры: что подсвечивается и как исправить (удалить/опустить дорожку) 02:47 — Корректируем ширину трассы и закрепляем результат по зазорам 03:22 — Перестановка линий местами: как «распутать» перекрест/конфликт направлений 04:30 — Удаляем и переложим...

0/0


0/0

0/0

0/0